首页 > 产品服务 > 数字逻辑电路 > STTL

54S74 / 74S74 STTL型双 D触发器(带预置和清零)

54S74 / 74S74 典型参数:f工作频率=110Hz Pd=75mW/每触发器

逻辑图

功能表

预置 PRE 清零 CLR 时钟 CLK 数据 D Q Q
L H × × H L
H L × × L H
L L × × H* H*
H H H H L
H H L L H
H H L × Q0 Q0

H=高电平 L=低电平 × =不定 ↑ =从低电平过渡到高电平 QO=建立稳态输入条件之前的 Q电平, Q0 =建立稳态输入条件之前的 Q电平

* 这种情况是不稳定的,即当预置和清除输入回到高电平时,状态将不能保持。

说明:

S74是利用肖特基 TTL工艺制造的高速双 D触发器。每个触发器均有一个单独的清零和预置输入端,并且有 Q和Q的互补输出。

在数据输入端 D的信息只在时钟脉冲的正沿上被传递到输出端。时钟触发是通过时钟脉冲的电压电平来实现的,与正脉冲的跃变时间无直接关系。当时钟输入无论在高或低电平时,数据输入信号不受影响。

推荐工作条件

符号 参数名称 74S74 54S74 单位
最小 典型 最大 最小 典型 最大
Vcc 电源电压 4.75 5 5.25 4.5 5 5.5 V
VIH 输入高电平电压 2.0 2.0 V
VIL 输入低电平电压 0.8 0.8 V
IOH 输出高电平电流 -1.0 -1.0 mA
IOL 输出低电平电流 20 20 mA
时钟高 6 6 ns
tW 脉冲宽度 时钟低 7.3 7.3
清零或预置低 7 7
tsu 建立时间 高电平数据 3↑ 3↑ ns
低电平数据 3↑ 3↑
th 保持时间 2↑ 2↑ ns
TA 工作环境温度 -40 85 -55 125

电 性 能:(除特别说明外,均为全温度范围)

符号 参数名称 测试条件 74S74 54S74 单位
最小 典型 最大 最小 典型 最大
VIK 输入钳位电压 Vcc=最小 II =-18mA -1.2 -1.2 V
VOH 输出高电平电压 Vcc=最小 VIL =最大 VIH=2V IOH =最大 2.7 2.5 3.4 V
VOL 输出低电平电压 Vcc=最小 VIL =最大 VIH=2V IOL =最大 0.5 0.5 V
II 输入电流 (最大输入电压时 ) Vcc=最大 VI =5.5V 1.0 1.0 mA
D 50 50 μA
IIH 输入高电平电流 Vcc=最大 VI=2.7 V 清零CLR 150 150
时钟 CLK 100 100
预置PRE 100 100
D -2.0 -2.0 mA
IIL 输入低电平电流 Vcc=最大 VI=0.5 V 清零CLR # -6.0 -6.0
预置PRE # -4.0 -4.0
时钟 CLK -4.0 -4.0
IOS 输出短路电流 Vcc=最大 VO=0V -40 -100 -40 -100 mA
ICC 电源电流 Vcc=最大(注) 50 30 50 mA

注:测 Icc时,所有输出开路,输出 Q和Q依次为高电平下测量。

#:清零 CLR输入的 IIL在预置PRE为高电平下测量;预置 PRE输入的 IIL在清零 CLR为高电平下测量;

所有典型值均在 Vcc=5.0V, TA=25℃下测量得出。

交流(开关)参数:Vcc=5.0V, TA=25℃

符号 参数名称 从(输入) 到(输出) 测试条件 参数值 单位
最小 典型 最大
fmax 最大时钟频率 75 110 MHz
tPLH 传输延迟时间 预置或清零 4 6 ns
tPHL 传输延迟时间 预置或清零(时钟高) Q或Q CL=15pF RL=280Ω 9 13.5 ns
传输延迟时间 预置或清零(时钟低) 5 8 ns
tPLH 传输延迟时间 6 9 ns
tPHL 传输延迟时间 时钟 6 9
54S74 / 74S74 技术支持