AT94K FPSLIC |
|||
芯片型号 | 描述 | ||
AT94K05AL | FPSLIC devices combine 5K gates of Atmel's patented AT40K FPGA architecture, a 20 MIPS AVR 8-bit RISC microprocessor core, numerous fixed microcontroller peripheries and up to 36K Bytes of program and data SRAM. | ||
AT94K10AL | FPSLIC devices combine 10K gates of Atmel's patented AT40K FPGA architecture, a 20 MIPS AVR 8-bit RISC microprocessor core, numerous fixed microcontroller peripheries and up to 36K Bytes of program and data SRAM. | ||
AT94K40AL | FPSLIC devices combine 40K gates of Atmel's patented AT40K FPGA architecture, a 20 MIPS AVR 8-bit RISC microprocessor core, numerous fixed microcontroller peripheries and up to 36K Bytes of program and data SRAM. | ||
AT94S SecureFPSLIC |
|||
芯片型号 | 描述 | ||
AT94S05AL | The Secure FPSLIC combines our AT94K05AL FPSLIC device and a secure configuration EEPROM in a single 144-pin LQFP or 256-pin CABGA package. | ||
AT94S10AL | The Secure FPSLIC combines our AT94K10AL FPSLIC device and a secure configuration EEPROM in a single 144-pin LQFP or 256-pin CABGA package. | ||
AT94S40AL | The Secure FPSLIC combines our AT94K40AL FPSLIC device and a secure configuration EEPROM in a single 144-pin LQFP or 256-pin CABGA package. | ||
ATFS FPSLIC Configuration Memory |
|||
芯片型号 | 描述 | ||
ATFS05 | Configuration memory used to load the bitstream for AT94K05AL FPSLIC devices. | ||
ATFS10 | Configuration memory used to load the bitstream for AT94K10AL FPSLIC devices. | ||
ATFS40 | Configuration memory used to load the bitstream for AT94K40AL FPSLIC devices. |
芯片型号 | Density | EEPROM (Kbytes) | F.max (MHz) | Max. AVR Speed | SRAM (Kbytes) | Temp Range | Usable Gates | Vcc (V) | 封装 |
AT94K05AL | - | - | - | 25 MHz | 20 | C, I | 5K | 3.3 | PLCC 84 TQFP 100 LQFP 144 |
AT94K10AL | - | - | - | 25 MHz | 36 | C, I | 10K | 3.3 | PLCC 84 TQFP 100 LQFP 144 |
AT94K40AL | - | - | - | 25 MHz | 36 | C, I | 40K | 3.3 | LQFP 144 |
AT94S05AL | - | 256 | - | 25 MHz | 20 | C, I | 5K | 3.3 | LQFP 144 CABGA 256 |
AT94S10AL | - | 512 | - | 25 MHz | 36 | C, I | 10K | 3.3 | LQFP 144 CABGA 256 |
AT94S40AL | - | 1024 | - | 25 MHz | 36 | C, I | 40K | 3.3 | CABGA 256 |
ATFS05 | 256K | - | 15 | - | - | C, I | - | 3.3 | LAP 8 |
ATFS10 | 512K | - | 15 | - | - | C, I | - | 3.3 | LAP 8 |
ATFS40 | 1M | - | 15 | - | - | C, I | - | 3.3 | LAP 8 |
爱特梅尔的现场可编程的系统级集成电路(FPSLIC 芯片) AT94K 和AT94S 系列,将所有基本系统构建块(逻辑, 记忆体和uC) 组合在一个基于SRAM 的整体的现场可编程芯片上。FPSLIC 可编程的SLI 平台允许实际的系统级设计实现而无需承担昂贵的NRE (非经常性工程) 费用或购买昂贵的软件工具。FPSLIC 第一次把系统级集成置于每位设计师的桌上。
FPSLIC Secure(AT94S)系列的芯片提供了安全和更高级的集成。除FPGA 、AVR 和SRAM 记忆体之外,这些芯片有在芯片上的串行配置记忆体。将FPSLIC 和串行配置记忆体组合在一个封装中使FPSLIC 的ISP和远程更新能够使用,并为FPGA 和AVR(的微核?)隐藏编程的代码。
FPSLIC 芯片结合了Atmel 的给予专利的AT40K FPGA 结构的5K 至40K的门电路、一个20 MIPS AVR 8位RISC 微处理器核心、许多固定的微控制器外围芯片及最多36 Kbyte 的程序和数据SRAM 。大容积定价将为更小的芯片而用。 ATFS05 、ATFS10 和ATFS40 FPSLIC 支持的芯片是EEPROM配置记忆体,它通过使用一个简单的串行访问过程来配置一个或更多FPSLIC 芯片,为编程的现场可编程的系统级集成电路(FPSLICs)的提供了易用, 高成本效率的配置记忆体。它的小型封装使设计师能够节省板上空间并且提供了使用备用的记忆体以从FPSLIC存储系统参量的可能性。
FPSLIC 设计软件(系统设计师(tm)) 是基于业界标准FPGA 和微控制器设计工具的。爱特梅尔的系统设计师环境包括成熟的FPGA 开发工具和AVR studio工具的改进版本。另外, 爱特梅尔组合了最先进的联合验证工具以使硬件和软件开发及调试可同步, 极大地减少了整体上市时间。版本3.0 现正在装载中。 爱特梅尔 PSLI (可编程的系统级集成) 大学计划为合格的大学提供最先进的SoC 芯片和设计工具以及教室和实验室材料。